与门維基百科,自由的 encyclopedia 与门(英語:AND gate)是数字逻辑中实现逻辑与的逻辑门,功能见右侧真值表。仅当输入均为高電壓(1)时,输出才为高電壓(1);若输入中至多有一个高電壓时,则输出为低電壓。换句话说,与门的功能是得到两个二进制数的最小值,而或门的功能是得到两个二进制数的最大值。 基本逻辑閘 緩衝 非 与 与非 或 或非 异或 同或 蘊含 蘊含非 输入 输出 A B A AND B 0 0 0 0 1 0 1 0 0 1 1 1
与门(英語:AND gate)是数字逻辑中实现逻辑与的逻辑门,功能见右侧真值表。仅当输入均为高電壓(1)时,输出才为高電壓(1);若输入中至多有一个高電壓时,则输出为低電壓。换句话说,与门的功能是得到两个二进制数的最小值,而或门的功能是得到两个二进制数的最大值。 基本逻辑閘 緩衝 非 与 与非 或 或非 异或 同或 蘊含 蘊含非 输入 输出 A B A AND B 0 0 0 0 1 0 1 0 0 1 1 1