介质无关接口
维基百科,自由的百科全书
本条目存在以下问题,请协助改善本条目或在讨论页针对议题发表看法。
此条目包含过多行话或专业术语,可能需要简化或提出进一步解释。 (2017年4月25日)请在讨论页中发表对于本议题的看法,并移除或解释本条目中的行话。
此条目需要编修,以确保文法、用词、语气、格式、标点等使用恰当。 (2017年4月25日)请按照校对指引,帮助编辑这个条目。(帮助、讨论)
此条目没有列出任何参考或来源。 (2017年4月25日)维基百科所有的内容都应该可供查证。请协助补充可靠来源以改善这篇条目。无法查证的内容可能会因为异议提出而移除。
与100Mbps的Ethernet PHY chip沟通时所使用的接口。
信号脚位包含:
- IC对PHY作读取与写入用的一组信号:MDC(clock),MDIO(data)
- 输入做为data sampling reference用的两组clock,频率应为25MHz(TX_CLK,RX_CLK)
- 各4-bit的输出、输入Bus(TX[0:3],RX[0:3])
- 通知对方准备输入资料的输出、输入的引导信号(TX_EN,RX_EN)
- 输出、输入信号的错误通知信号(TX_ER,RX_ER)
- 得到有效输入资料的通知信号(RX_DV)
- 网络出现拥塞的colision信号(Col)
- 做为carrier回复用的信号(CRS)
- 电位可使用+5V或+3.3V
其中IC至PHY定义为输出、PHY至IC定义为输入
电气特性
使用8B/10B之编码,故其运作在125Mbps时,可以发送100Mbps之资料(包含标头),使用NRZ编码
数据源: 此接口由IEEE 802.3u所定义
|
Text is available under the CC BY-SA 4.0 license; additional terms may apply.
Images, videos and audio are available under their respective licenses.
Cover photo is available under {{::mainImage.info.license.name || 'Unknown'}} license.
Cover photo is available under {{::mainImage.info.license.name || 'Unknown'}} license.
Credit:
(see original file).