VHDL
来自维基百科,自由的百科全书
VHDL,全稱超高速積體電路硬體描述語言(英語:VHSIC very high-speed hardware description language),在基於複雜可程式邏輯裝置、現場可程式化邏輯閘陣列和特定應用積體電路的數位系統設計中有著廣泛的應用。
此條目需要擴充。 (2011年11月10日) |

VHDL語言誕生於1983年,1987年被美國國防部和IEEE確定為標準的硬體描述語言。自從IEEE發布了VHDL的第一個標準版本IEEE 1076-1987後,各大EDA公司都先後推出了自己支援VHDL的EDA工具。VHDL在電子設計行業得到了廣泛的認同。此後IEEE又先後發布了IEEE 1076-1993和IEEE 1076-2000版本。
程式語言
註:VHDL不區分大小寫;
library ieee;--库声明,声明工程中用到的库,这里声明的是IEEE库
use ieee.std_logic_1164.all;--包声明,声明工程中用到的包,这里声明的是IEEE的STD_LOGIC_1164包
它負責宣告一個硬體的外部輸入與輸出,一個簡單的範例(尖括號內為必填,方括號內為可選):
entity <實體名稱> is
port(
a : IN STD_LOGIC;
b : OUT STD_LOGIC
);
end [實體名稱];
它負責實現內部的硬體電路。
architecture <架構名稱> of <實體名稱> is
begin
--此處可編寫架構內部操作
end [架構名稱];
配置用來描述各種層與層的連接關係以及實體與結構體之間的關係,此處不贅述
VHDL編寫正反器簡例:
library ieee; --库声明
use ieee.std_logic_1164.all; --包声明
entity test is --实体定义
port(
d : in std_logic;
clk : in std_logic;
q : out std_logic);
end test;
architecture trigger of test is --结构体定义
signal q_temp:std_logic;
begin
q<=q_temp;
process(clk)
begin
if clk'event and clk='1' then
q_temp<=d;
end if;
end process;
end trigger;
configuration d_trigger of test is--配置,将结构体配置给实体,配置名为d_trigger
for trigger
end for;
end d_trigger;
參見
參考資料
Wikiwand - on
Seamless Wikipedia browsing. On steroids.