热门问题
时间线
聊天
视角
Zen 3微架构
来自维基百科,自由的百科全书
Remove ads
Zen 3是AMD推出的一款CPU微架构的代号,于2020年10月8日发布[1],是AMD Ryzen主流桌面处理器(代号 "Vermeer")、AMD Ryzen 移动处理器(代号"Cezanne")和AMD Epyc服务器处理器(代号 "Milan")所使用的微架构[3] [2] ,并在台积电改进的7纳米MOSFET上制造[4]。500系列芯片组的主板和400系列芯片组主板均支持Zen 3微架构的CPU[5]。
![]() |
Remove ads
架构改进

相较上一代Zen 2架构,AMD的工程师针对Zen 3架构作了以下改进
- 改良 Front-end Fetch 及 Pre-Fetch 能力
- L1 Branch Target Buffer 容量提升 1 倍
- 增加 Branch Predictor Bandwidth
- Execution Engines 增至 10 issues per Cycles
- 更大的 Integer window
- 增加 Floating Point Bandwidth
- 更快的 Floating Point FMAC 单元
- 增加 Load/Store Bandwidth
- 大幅减低 Core to Core 延迟
- 大幅减低 Core to Cache 延迟
- 8核心 CCD 芯片设计
- 单一的 32MB L3 Cache 设计
- 经过改良的 Core to Cache Ring System
Remove ads
桌面处理器 ( Ryzen 3/5/7/9 5000系列 )
- 插座: Socket AM4.
- 全部型号支持 DDR4-3200 双通道.
- L1 cache: 每个核心 64 KB (32 KB 指令 + 32 KB 资料) .
- L2 cache: 每个核心 512 KB .
- 全部型号支持 24条 PCIe 4.0 lanes. 8 条保留用作与芯片组链接. ( 除了Ryzen 5 5500只支持24条 PCIe 3.0 lanes , 也只有4条保留用作与芯片组链接 . )
- 没有集成绘图核心.
- 半导体制程: TSMC 7FF ( CCD ) + GlobalFoundries 12LP ( IOD ).
- 由2至3粒小芯片组成 ( 2 CCD + 1 IOD / 1 CCD + 1 IOD) . ( 除了Ryzen 5 5500是单片机封装设计 )
Remove ads
内置Radeon显卡的桌面处理器 ( Ryzen 3/5/7 5000G系列 )
- 插座: AM4.
- 全部型号支持 DDR4-3200 双通道.
- L1 cache: 每个核心 64 KB (32 KB 指令 + 32 KB 资料) .
- L2 cache: 每个核心 512 KB .
- 全部型号支持 24条 PCIe 3.0 lanes. 4 条保留用作与芯片组链接.
- 集成第五代GCN绘图核心.
- 半导体制程: TSMC 7FF
- 单片机封装 .
工作站产品 ( Ryzen Threadripper PRO 5000WX系列 )
- 插座: sWRX8.
- 全部型号支持 DDR4-3200 八通道.
- L1 cache: 每个核心 64 KB (32 KB 指令 + 32 KB 资料) .
- L2 cache: 每个核心 512 KB .
- 全部型号支持 128条 PCIe 4.0 lanes. 8 条保留用作与芯片组链接.
- 没有集成绘图核心.
- 半导体制程: TSMC 7FF ( CCD ) + GlobalFoundries 12LP ( IOD ).
- 由3至9粒小芯片组成 .
Remove ads
注释
参考资料
Wikiwand - on
Seamless Wikipedia browsing. On steroids.
Remove ads