热门问题
时间线
聊天
视角
晶片製程技術節點
維基媒體列表條目 来自维基百科,自由的百科全书
Remove ads
晶片製程技術節點是指晶片上的電子元件之特徵,即電子元件所能達到的最小尺寸;而晶片面積相同時電子元件尺寸愈小,晶片就能容納得下愈多的電子元件(主要為電晶體),晶片的效能也隨之提升。
![]() | 此條目可參照英語維基百科相應條目來擴充。 (2023年10月24日) |
自晶片商業化量產以來的頭三十餘年裡,晶片製程技術節點的名稱與電晶體閘極的長度(gate length)和半節距有關[1],但自1997年起,它們之間已開始沒有關聯;晶片製程技術節點之命名與閘極的長度、閘極間的節距(gate pitch)、及金屬層間的節距(metal pitch)並不相同,而是成了各廠家為了市場行銷而推出的商業命名。[2][3][4][5]因此對10奈米及更先進的晶片製程技術節點,現業界較普遍以電晶體密度和晶片總體效能為準,[1]例如相較於上一代晶片,新款晶片之效能一般需提升約五分之一左右,方能被歸入下一代晶片製程技術節點。[6]
Remove ads
晶片製程技術節點列表
自1960年代中期晶片商業化量產以來,晶片製程技術也如影隨形的伴隨著發展了大約30餘代:其中每代又包含幾個節點等級,大致可以分為:
先進製程和成熟製程
業界對先進製程和成熟製程並無統一定義,最為廣泛應用的有兩個,分別為世界最大晶片市場中國大陸和世界最大半導體生產裝置供應國美國所定:中國大陸對先進和成熟製程之定義較為寬鬆,即28奈米及以上的晶片製程為成熟製程,小於28奈米的為先進製程。[24][25][26][27][28]如此定義的科學依據是根據晶片設計:當電晶體的尺寸小於25奈米以下時,傳統的平面場效電晶體(planar field effect transistor / planar FET)的尺寸已經無法縮小,所以須採用鰭式場效電晶體(FinFET)以將場效電晶體立體化,方能達到更小的製程。第23代28奈米製程為能採用平面場效電晶體,用於大規模商業化量產晶片的最後一代製程,和其他更早更大,均採用平面場效電晶體的製程,一起被歸入成熟製程。[24][25][26][27][28]
美國對先進和成熟製程之定義較中國大陸為嚴格,即大於18奈米的晶片製程為成熟製程,18奈米和小於18奈米的為先進製程。[29][30][31][32]如此定義的科學依據是根據晶片生產裝置:乾式曝光機即使採用多重曝光技術,也無法達到大規模商業化量產16/18奈米晶片所需的良率,因此從第25代16/18奈米製程起,必須只能採用濕式曝光機;[33]晶片生產成本和技術難度也隨之大幅增加。美國於2020年代初為扼制中國大陸發展先進晶片製造業,對中國大陸發起的封鎖制裁措施之一,就是禁運斷供16奈米邏輯晶片和18奈米記憶晶片所需的晶片生產裝置。[29][30][31][32]
參考資料
Wikiwand - on
Seamless Wikipedia browsing. On steroids.
Remove ads